Gambar 14 Rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW


Gambar 14 Rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW


1. Tujuan [Kembali]

  1. Memahami mengenai rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW
  2. Dapat membuat rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW

2. Alat dan Bahan [Kembali]

  1. IC 74LS138
  2. LED
  3. Logicstate

3. Dasar Teori [Kembali]

Adapun rangkaian untuk menghasilkan sinyal kontrol RD dan WR adalah seperti

gambar 1. Rangkaian decoder ini berfungsi memisahkan sinyal RD dan WR untuk

Memori yaitu MEMR dan MEMW serta untuk I-O yaitu IOR dan IOW. Dengan input IO/

M ke kaki C dari IC 74LS138 maka output-nya langsung menghasilkan sinyal kontrol RD

dan WR terpisah untuk memori atau I-O.

 

Gambar 1 Rangkaian decoder untuk sinyal kontrol MEMR, MEMW, IOR dan IOW

 

MEMR (MEMory Read) dan MEMW (MEMory Write) yang menandakan µP sedang

melakukan pembacaan / penulisan memori. IOR (I/O Read) dan IOW (I/O Write) yang

menandakan µP  sedang melakukan pembacaan / penulisan rangkaian I/O.


4. Percobaan [Kembali]




Prinsip Kerja :

Pada saat -RD diberi logika 1 maka memori write akan berlogika 0 sedangkan saat -RW berlogika 1 maka memori read akan berlogika 0. Saat -RD dan I/O diaktifkan secara bersamaan maka IOW akan berlogika 0 atau tidak aktif, begitu pula pada saat -RW diaktifkan bersamaan dengan I/O maka mem IOR tidak aktif. Maka dapat disimpulkan, pada saat diberi inputan atau instruksi untuk melakukan read maka output juga akan melakukan read. Dengan adanya rangkaian -RD dan -RW sehingga MEMR dan MEMW serta IOW dan IOR dapat dipisahkan dan dapat dikontrol.

   

5. Video Simulasi [Kembali]



6. Download File [Kembali]

    Download File Rangkaian [Klik]

    Download Video Simulasi [Klik]


Komentar

Postingan populer dari blog ini

Tugas Besar

M1-Karakteristik Dioda