Percobaan 2 Kondisi 2




1. Kondisi [Kembali]

Buatlah rangkaian T flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=clock, B1=1, B2=don’t care.

2. Gambar Rangkaian [Kembali]




3. Video Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali] 

Komponen Utama :

  • IC 74LS112 digunakan sebagai JK flip-flop yang diatur menjadi T flip-flop.
  • B0 berfungsi sebagai sinyal clock.
  • B1 adalah input yang selalu bernilai '1'.
  • B2 adalah input "don't care", artinya tidak mempengaruhi operasi rangkaian.

Cara Kerja :

  • Input B1 diatur ke '1', yang mengubah JK flip-flop menjadi T flip-flop. Ini berarti saat input clock (B0) mengalami perubahan dari LOW ke HIGH (rising edge), flip-flop akan mengubah kondisi outputnya (Q).
  • B0 sebagai clock mengontrol kapan perubahan kondisi akan terjadi.
  • Saat ada perubahan pada sinyal clock (B0) dari rendah ke tinggi, output Q akan berbalik. Misalnya, jika sebelumnya Q = 0, maka setelah sinyal clock, Q akan menjadi 1, dan sebaliknya.
  • B2 sebagai "don't care" tidak berpengaruh pada perubahan output ini.

Kondisi Output :

  • Ketika sinyal clock mengalami transisi dari LOW ke HIGH, output Q akan berubah (toggle) antara '0' dan '1'.
  • Jika tidak ada perubahan pada clock (tetap HIGH atau LOW), output Q akan tetap pada nilai sebelumnya.

5. Download File [Kembali]

  • Download File Rangkaian [ Klik ]
  • Downlad Video Percobaan [ Klik ]

Komentar

Postingan populer dari blog ini

Tugas Besar

M1-Karakteristik Dioda