Laporan Akhir 1 M3



 1. Jurnal [kembali]


 2. Alat dan Bahan [kembali]

  1. Panel DL 2203D
  2. Panel DL 2203S
  3. Panel DL 2203C
  4. Jumper



 3. Rangkaian [kembali]



 4. Prinsip Kerja [kembali]

Komponen Utama:

  • Flip-flop JK (74LS112): Setiap flip-flop dalam rangkaian memiliki dua masukan (J dan K), satu masukan clock (CLK), serta output QQQ dan Q‾\overline{Q}Q​.
  • Saklar (SW1 dan SW2): Digunakan untuk mengatur kondisi awal atau preset/reset flip-flop.
  • Generator clock: Memberikan sinyal clock ke flip-flop.

Konfigurasi dan Fungsi:

  • Flip-flop diatur secara berantai (cascaded), di mana output QQQ atau Q‾\overline{Q}Q​ dari satu flip-flop digunakan sebagai input clock untuk flip-flop berikutnya.
  • Saklar SW1 dan SW2 berfungsi untuk mengatur nilai preset/reset awal sebelum sinyal clock mulai bekerja.
  • Sinyal clock yang dihasilkan oleh generator clock (U1:A(CLK)) memicu perubahan keadaan flip-flop secara berurutan.

Prinsip Kerja:

  • Clock dan Masukan J-K:

Ø  Jika J=1J = 1J=1 dan K=0K = 0K=0, flip-flop akan di-set (output Q=1Q = 1Q=1).A

Ø  Jika J=0J = 0J=0 dan K=1K = 1K=1, flip-flop akan di-reset (output Q=0Q = 0Q=0).

Ø  Jika J=1J = 1J=1 dan K=1K = 1K=1, flip-flop akan toggle (output QQQ berubah dari 1 ke 0 atau sebaliknya).

  • Operasi Berantai:

Ø  Sinyal clock memicu perubahan keadaan setiap flip-flop secara berurutan.

Ø  Output dari flip-flop sebelumnya digunakan untuk memicu flip-flop berikutnya.


 5. Video Percobaan [kembali]



 6. Analisis [kembali]



 7. Download [kembali]




Komentar

Postingan populer dari blog ini

Tugas Besar

Modul 1 Prak. Sistem Digital